1、前言 隨著科技發(fā)展, 尤其在積體電路的材料之進步,使運算速度有顯著提升, 促使積體電路走向高密度﹑小體積, 單一零件, 這些都導(dǎo)致今日及未來的印刷電路板走向高頻響應(yīng), 高速率數(shù)位電路之運用, 也就是必須控制線路的阻抗﹑低失真﹑低干擾及低串音及消除電磁干擾EMI。阻抗設(shè)計在PCB設(shè)計中顯得越來越重要。作為PCB制造前端的制前部,負責(zé)阻抗的模擬計算,阻抗條的設(shè)計??蛻魧ψ杩箍刂埔笤絹碓絿?yán),而阻抗管控數(shù)目也原來越多,如何快速,準(zhǔn)確地進行阻抗設(shè)計,是制前人員非常關(guān)注的一個問題。 2、阻抗主要類型及影響因素 阻抗(Zo)定義:對流經(jīng)其中已知頻率之交流電流所產(chǎn)生的總阻力稱為阻抗(Zo)。對印刷電路板而言,是指在高頻訊號之下,某一線路層(signal layer)對其最接近的相關(guān)層(reference plane)總合之阻抗。 2.1 阻抗類型: ?。?)特性阻抗 在計算機﹑無線通信等電子信息產(chǎn)品中, PCB的線路中的傳輸?shù)哪芰浚?是一種由電壓與時間所構(gòu)成的方形波信號(square wave signal, 稱為脈沖pulse),它所遭遇的阻力則稱為特性阻抗。 (2)差動阻抗 驅(qū)動端輸入極性相反的兩個同樣信號波形,分別由兩根差動線傳送,在接收端這兩個差動信號相減。差動阻抗就是兩線之間的阻抗Zdiff。 ?。?)奇模阻抗 兩線中一線對地的阻抗Zoo,兩線阻抗值是一致。 (4)偶模阻抗 驅(qū)動端輸入極性相同的兩個同樣信號波形, 將兩線連在一起時的阻抗Zcom。 (5)共模阻抗 兩線中一線對地的阻抗Zoe,兩線阻抗值是一致,通常比奇模阻抗大。 其中特性和差動為常見阻抗,共模與奇模等很少見。 2.2 影響阻抗的因素: W-----線寬/線間 線寬增加阻抗變小,距離增大阻抗增大; H----絕緣厚度 厚度增加阻抗增大; T------銅厚 銅厚增加阻抗變?。?/span> H1---綠油厚 厚度增加阻抗變?。?/span> Er-----介電常數(shù) 參考層 DK值增大, 阻抗減小; Undercut----W1-W undercut增加, 阻抗變大。 3、阻抗計算自動化 如今,我們業(yè)界最常用的阻抗計算工具是Polar公司提供的Si8000 Field Solver,Si8000是全新的邊界元素法場效解計算器軟件,建立在我們熟悉的早期Polar阻抗設(shè)計系統(tǒng)易于使用的用戶界面之上。此軟件包含各種阻抗模塊,人員通過選擇特定模塊,輸入線寬,線距,介層厚度,銅厚,Er值等相關(guān)數(shù)據(jù),可以算出阻抗結(jié)果。一個PCB阻抗管控數(shù)目少則4,5組,多則幾十組,每一組的管控線寬,介層厚度,銅厚等都不同,如果一個個去查數(shù)據(jù),然后手動輸入相關(guān)參數(shù)計算,非常費時且容易出錯。 下面,將介紹Si8000軟件自動地進行阻抗設(shè)計的參數(shù):
4、總結(jié) PCB的競爭越來越激烈,樣品交期越來越短,阻抗設(shè)計在制前工作中占了很大的比例,如何縮短阻抗制作時間,做出滿足客戶要求的阻抗匹配,是制前部必需考慮的一個問題。InPlan和InCoupon的出現(xiàn),給阻抗設(shè)計提供了很好的幫助。當(dāng)然,各PCB板廠自己的阻抗計算規(guī)則,Layout方式與大小都會不一樣,InPlan系統(tǒng)需專人進行開發(fā),維護,才能真正實現(xiàn)其功能。但相信,阻抗設(shè)計的自動化,將在PCB制前部越來越普及。 |
|