以前經(jīng)??匆姡f什么芯片是LDO的,以為是某一公司的名號?,F(xiàn)在才知道,LDO是low dropout regulator,意為低壓差線性穩(wěn)壓器,是相對于傳統(tǒng)的線性穩(wěn)壓器來說的。傳統(tǒng)的線性穩(wěn)壓器,如78xx系列的芯片都要求輸入電壓要比輸出電壓高出2v~3V以上,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如5v轉(zhuǎn)3.3v,輸入與輸出的壓差只有1.7v,顯然是不滿足條件的。針對這種情況,才有了LDO類的電源轉(zhuǎn)換芯片。生產(chǎn)LDO芯片的公司很多,常見的有ALPHA, Linear(LT), Micrel, National semiconductor,TI等。
什么是 LDO(低壓降)穩(wěn)壓器?
LDO 是一種線性穩(wěn)壓器。線性穩(wěn)壓器使用在其線性區(qū)域內(nèi)運(yùn)行的晶體管或 FET,從應(yīng)用的輸入電壓中減去超額的電壓,產(chǎn)生經(jīng)過調(diào)節(jié)的輸出電壓。所謂壓降電壓,是指穩(wěn)壓器將輸出電壓維持在其額定值上下 100mV 之內(nèi)所需的輸入電壓與輸出電壓差額的最小值。正輸出電壓的
LDO(低壓降)穩(wěn)壓器通常使用功率晶體管(也稱為傳遞設(shè)備)作為 PNP。這種晶體管允許飽和,所以穩(wěn)壓器可以有一個非常低的壓降電壓,通常為 200mV 左右;與之相比,使用 NPN 復(fù)合電源晶體管的傳統(tǒng)線性穩(wěn)壓器的壓降為 2V 左右。負(fù)輸出 LDO 使用 NPN 作為它的傳遞設(shè)備,其運(yùn)行模式與正輸出 LDO 的 PNP設(shè)備類似。
更新的發(fā)展使用 CMOS 功率晶體管,它能夠提供最低的壓降電壓。使用 CMOS,通過穩(wěn)壓器的唯一電壓壓降是電源設(shè)備負(fù)載電流的 ON 電阻造成的。如果負(fù)載較小,這種方式產(chǎn)生的壓降只有幾十毫伏。